加入星计划,您可以享受以下权益:

  • 创作内容快速变现
  • 行业影响力扩散
  • 作品尊龙凯时首页的版权保护
  • 300w 专业用户
  • 1.5w 优质创作者
  • 5000 长期尊龙凯时首页的合作伙伴
立即加入

尊龙凯时首页

尊龙凯时首页
  • 1
  • 评论
  • 分享
399
735
课程章节
  • broadcast1
    时长 59:19
  • broadcast2
    时长 48:04
  • broadcast3
    时长 53:35
  • broadcast4
    时长 47:37
  • broadcast5
    时长 48:00
  • broadcast6
    时长 01:06:34
  • broadcast7
    时长 01:01:00
  • broadcast8
    时长 45:43
  • broadcast9
    时长 57:28
  • broadcast10
    时长 57:10
  • broadcast11
    时长 54:26
  • broadcast12
    时长 40:32
  • broadcast13
    时长 45:36
  • broadcast14
    时长 35:46
  • broadcast15
    时长 48:29
  • broadcast16
    时长 34:55
  • broadcast17
    时长 49:34
  • broadcast18
    时长 01:01:30
  • broadcast19
    时长 43:01
  • 课程介绍
  • 相关文件
  • 相关推荐
  • 电子产业图谱
申请入驻
高级

深度学习神经网络加速器与soc芯片设计-尊龙凯时首页

2018/12/26
79
阅读需 8 分钟
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

该课程“加速器与soc”为系列课程,分为2部分,19个课时,特惠399元(原价:¥735)。


本课程以底层为切入点进行神经网络加速器与soc芯片设计,与高层次综合工具直接生成的方式不同,此课程是以主流、传统的方式进行芯片设计,因此更加关注于电路底层的细节(如每一个模块的功能、工作模式、效率、资源消耗等)。本课程将分为两个主要部分:soc芯片设计基础与神经网络加速器设计,第二部分的课程依赖于第一部分的soc设计基础。

第一部分以与硬件描述语言为出发点,讲述正确的模块设计方法、verilog代码编写思路、模块间常用的模式以及“axi4”协议,同时会对axi4总线的开发、仿真、调试进行深入剖析,并以此为基础在上完成soc芯片设计。

第二部分从通用对加速器的功能需求为出发点,定义了加速器所需支持的功能,划分加速器的功能模块。本课程将着眼于整个神经网络中运算量最大的功能——卷积运算,对卷积运算通路进行架构建模与分析,并进行模块的设计与验证工作。在fpga上完成基本的功能验证后,会对硬件的性能进行测量与评估,进行性能评估时所使用的网络是vgg16。


金牌讲师:

蔡宇杰.png

蔡宇杰

多次参加电子设计竞赛、数学建模竞赛并获国家级奖项,以综合成绩100.72分从西安电子科技大学保送复旦大学微电子学院读研。在复旦期间荣获“企业奖学金”与全国研究生创“芯”大赛获得一等奖,同时有着丰富的实习经历。现已拿到大疆、华为等多家名企offer。

他的畅销课程:


课程特色:

网络上verilog语法教程很多,但使用verilog进行复杂模块设计、仿真方案、上板测试并且调试的教程却很稀少,通过hls工具生成电路,你无法学习芯片电路底层知识,更难谈起“从底层对硬件进行优化”,可能连“工具产生的电路的瓶颈在哪、这个瓶颈如何导致、能否解决”都意识不到。对做实际工程、就业很不好,本课程将从硬件底层出发,你会对整个系统的工作模式、瓶颈、资源消耗等了如指掌。

适宜人群:

  • 想学习数字芯片设计、fpga开发;
  • 对数字电路设计有一定基础、想对硬件电路底层进行更加深入的学习的同学

通过本系列课的学习,你将收获:

  • 数字电路的基本设计方法
  • axi4总线协议的开发、仿真与板级调试的方法
  • soc芯片的开发与板级调试的方法
  • 从功能到架构的芯片设计方法
  • 从“零”开始的芯片的设计经验

本系列课程目录:

本课程为,分为2部分,15个课时


工具列表:

,vivado

可适用板卡:

本课程适用于pynq,zybo以及所有带arm硬核的fpga开发板,若你有一定软核使用经验,也可使用纯逻辑开发板。

zybo/pynq开发板介绍

zybo开发板.pngzybo是一款功能强大丰富,开箱即用型的xilinx zynq-7000 apsoc 软硬协同板。zynq系列芯片基于xilinx全架构(ap soc),将双核cortex-a9 与xilinx 7系列fpga紧密集成在同一芯片上。zybo z7板上搭载有丰富的多媒体接口和连接外设,在其本身就是一台功能强劲的的基础上,进一步添加了fpga功能,令其拥有无可比拟的开发灵活性与强大性能。zybo z7所集成的视频处理功能集,包括一个兼容 csi-2的pcam(模块)接口,hdmi输入,hdmi输出和高带宽l,使之成为时下“嵌入式视觉”这一xilinx fpga最为热门的应用领域的一大高性价比尊龙凯时首页的解决方案。除此之外,zybo z7丰富的pmod接口让用户能够十分轻松地进一步实现硬件功能的外设扩展,可搭配70多种digilent专利的pmod积木式传感模块使用。

pynq.jpg

pynq-z2是一款功能强大丰富,开箱即用型的xilinx zynq-7000 软硬协同嵌入式开发板。zynq系列芯片基于xilinx全可编程片上系统架构(ap soc),将双核cortex-a9 arm处理器与xilinx 7系列fpga紧密集成在同一芯片上。板上搭载有丰富的多媒体接口和连接外设,在其本身就是一台功能强劲的单板计算机的基础上,进一步添加了fpga功能,令其拥有无可比拟的开发灵活性与强大性能。此外,还支持xilinx推出的框架pynq,支持使用进行的开发与调用底层fpga硬件加速,旨在使基于zynq架构上的嵌入式开发更加简单易上手。使用python编程语言以及丰富的第三方扩展包,开发者可以充分利用zynq架构中的和的优势,创造出更多好玩有意思的项目。


 

  • conv.rar
  • soc完整代码.rar

相关推荐

  • 2380
    09/19 08:28
  • 1700
    07/18 14:47
  • 4.8万
    11/19 15:19
  • 4.3万
    09/25 16:39
  • 5140
    2023/11/23
  • 4094
    2023/11/22
  • 1.8万
    03/05 10:59

电子产业图谱

蔡宇杰
ta的热门作品
网站地图